#### 

# Examen 3 (temas 8, 9, 10 y 11)

Duración del examen: 2 horas. Escribid la solución de cada ejercicio en el espacio reservado para ello en el enunciado. No podéis utilizar calculadora, móvil, apuntes, etc. La solución se publicará en Atenea mañana por la tarde y las notas antes de una semana.

## Ejercicio 1 (1,5 puntos)

0 0

0 1 1 x

1 0 0 1

1 0 1 0

0 0

1

1

Para ejecutar el fragmento de código  $do\{R2=R2*6;R0=R0-1;\}$  while (R0>0); donde los registros contienen números naturales, completad: (En ambos apartados se usa R7 para almacenar valores temporales y recordad que 6=4+2)

- a) El grafo de estados de la UC de propósito específico para que, junto con la UPG, formen un PPE que lo ejecute. No faltan nodos, faltan arcos y etiquetas (0, 1, o x) y la palabra de control en mnemotécnicos de cada nodo.
- b) El código en ensamblador SISA para ejecutarlo en el computador SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM).



BZ

MOVHI

(NOP)

OUT

#### Ejercicio 3 (3 puntos)

a) (2 puntos) Completad el grafo de estados de la Unidad de Control Específica (UCE) de un PPE que junto a la UPG (sin espacio de E/S: con acciones IN Rd y OUT Rb) calcula indefinidamente cuántos de los N datos entrados son pares y cuántos impares. N siempre es mayor que 0. El PPE tiene dos señales de validación de un bit, una de entrada, Vin, y otra de salida, Vout. Si en el ciclo c la señal Vin vale 1 al ciclo siguiente en la entrada RD-IN se encuentra el número de datos a entrar, N. A los 3 ciclos (en el ciclo c+3) en RD-IN se encuentra el primer dato de la secuencia de N datos y, si N es mayor que 1, el resto de datos llegan a razón de uno cada 4 ciclos: en c+7 el segundo, en c+11 el tercero... Cuando el cálculo ha terminado, se saca por WR-OUT el número de datos pares a la vez que se pone Vout a 1. Al ciclo siguiente, se saca el número de datos impares y Vout a 0. La señal Vin se ignora desde el ciclo siguiente en el que Vin toma el valor 1 hasta el ciclo siguiente a que Vout toma el valor 1, ambos incluidos. Se calcula primero el número total de datos pares (sobre R0) y al final el de datos impares (sobre R2). En R1 se carga N y se actualiza con el número de datos que faltan por procesar (incrementar R0 o no). R3 almacena el dato a procesar. No se puede usar ningún otro registro. En el grafo no faltan nodos, falta el valor de la salida Vout en el interior de algunos nodos, faltan arcos y etiquetas y falta la palabra de control en mnemotécnicos de cada nodo. Utilizar el mnemotécnico NOP para no hacer nada durante un ciclo si esto ayuda a la sincronización de la entrada/salida de datos. El esquema a bloques de la UPG se encuentra al final de la siguiente página.

b) (1 punto) Completad el fragmento de código ensamblador SISA para que el SISC Harvard uniciclo (ver esquema en pag.4) calcule, en R0, cuántos de los N datos entrados por el teclado (con efecto lateral) son pares y, en R2, cuántos impares. N siempre será mayor que 0. Se hace el mismo uso de los registros que en el apartado a, pero ahora se usará R7 para almacenar valores temporales. En este apartado no se hace el calculo de N datos indefinidamente, sino solo una vez y no se imprimen los resultados, sino que quedan en R0 y R2. Para la instrucción IN usad las direcciones simbólicas de los puertos KEY-STATUS y KEY-DATA.

Respuesta apartado a) Leyenda: Vin, z MNEMOTÉCNICOS de la Vout PALABRA de CONTROL Grafo: ADDI R0, R0, 1

| Respuest | a apartado b)  |
|----------|----------------|
|          |                |
|          | R7,            |
|          | R7,            |
|          | R1,            |
|          | R2,            |
|          | R7,            |
|          | R7,            |
|          | R3,            |
|          | R7,            |
|          | R7,            |
|          | ADDI RO, RO, 1 |
|          |                |
|          | В              |
|          |                |

Apellidos y Nombre: Grupo: DNI: .....

## Ejercicio 4 (3,5 puntos)

Completad la tabla en la que cada fila es un apartado diferente que contiene 4 columnas para una misma instrucción: 1) Instrucción en ensamblador SISA, 2) Instrucción en lenguaje máquina (LM) en hexadecimal, 3) algunos bits de la palabra de control del SISC Harvard uniciclo (UCG+UPG+IO<sub>kev-print</sub>+MEM), ver pag. 4, (poned x siempre que no se sepa el valor del bit al no saber cómo se han implementado las x en la ROM de la Lógica de Control) y 4) estado del computador después de ejecutar la instrucción suponiendo que el estado antes de su ejecución es (El símbolo % denota la operación módulo): PC=0x03DE; Ri=2\*i para i=0,... 7;  $\mathtt{MEM}_{\mathtt{w}}[\,@\,] = (\,@+2\,)\,\%\,(\,2\,^{1}6\,)\ \ para\,\,@=0,\,2,\,4,\,6...$  $(2^16)-2$  y IN[p]=OUT[p]=p%2 para p=0,... 255. Escribid solo el contenido, en hexadecimal, de los registros (incluido el PC), palabras de la memoria de datos, MEMw (si se modifica un byte debe indicarse el valor de la palabra a la que pertenece) y puertos de entrada

|    | _  |    |    | _        |         |   | _      |                        |             |            |                       |                     |                                   |                                              |
|----|----|----|----|----------|---------|---|--------|------------------------|-------------|------------|-----------------------|---------------------|-----------------------------------|----------------------------------------------|
| 15 | 14 | 13 | 12 | 7        | 10      | ဝ | 8      | 7                      | 2           | 4 0        | 7 7 7                 | 1                   | Name                              | Mnemonic                                     |
| 0  | 0  | 0  | 0  | а        | a       | a | b      | b b                    | d           | d d        | df:                   | ff                  | Logic and Aritmetic<br>Operations | AND, OR, XOR, NOT,<br>ADD, SUB, SHA, SHL     |
| 0  | 0  | 0  | 1  | a        | a       | а | b      | b b                    | d           | d d        | df:                   | ff                  | Compare Signed and<br>Unsigned    | CMPLT, CMPLE, -, CMPEQ, CMPLTU, CMPLEU, -, - |
| 0  | 0  | 1  | 0  | а        | а       | а | d      | d d                    | l n         | n r        | nn                    | n n                 | Add Immediate                     | ADDI                                         |
| 0  | 0  | 1  | 1  | а        | а       | a | d      | d d                    | l n         | n r        | nnı                   | n n                 | Load                              | LD                                           |
| 0  | 1  | 0  | 0  | а        | а       | a | b      | b b                    | n           | n r        | n                     | n n                 | Store                             | ST                                           |
| 0  | 1  | 0  | 1  | а        | а       | а | d      | d d                    | l n         | n r        | nn                    | n n                 | Load Byte                         | LDB                                          |
| 0  | 1  | 1  | 0  | а        | а       | а | b      | b b                    | n           | n r        | nnı                   | n n                 | Store Byte                        | STB                                          |
| 0  | 1  | 1  | 1  |          |         |   |        |                        |             |            |                       |                     |                                   | Branch future extension                      |
| 1  | ٥  | ٥  | 0  | a        | a       | a | 0      | n n                    | n           | n r        | וחו                   | n n                 | Branch on Zero                    | BZ                                           |
| ľ  | U  | U  | Ü  | <b>ч</b> |         | - | 1      | 11 1                   |             | 11 11 11 1 |                       | 11 11               | Branch on Not Zero                | BNZ                                          |
|    |    |    |    | d        | d       | d | 0      |                        |             |            |                       |                     | Move Immediate                    | MOVI                                         |
| 1  | 0  | 0  | 1  | 1 a      | а       | a | 1      | n n                    | n n n n n n | n          | n n                   | Move Immediate High | MOVHI                             |                                              |
|    |    |    |    | d        |         |   | _      |                        |             |            | wove miniculate riigh | PIO VIII            |                                   |                                              |
| 1  | 0  | 1  | 0  | d        | d       | d | 0      | n  n  n  n  n  n  n  n |             |            |                       |                     | Input                             | IN                                           |
| Ī  | Ŭ  | _  |    |          | a a a 1 |   | Output | OUT                    |             |            |                       |                     |                                   |                                              |
| 1  | 0  | 1  | 1  | x        | x       | x | ×      | хх                     | ×           | x x        | cx:                   | хх                  |                                   | Future extensions                            |
| 1  | 1  | х  | х  |          |         |   |        |                        |             |            |                       |                     |                                   |                                              |

salida, IN[p] y OUT[p], que se modifican al ejecutar cada instrucción).

|            | 1) Ensamblador | 2) LM  | 3) Bits Pal. Control |      |     |      |       | Control     | 4) Estado después de su ejecución |
|------------|----------------|--------|----------------------|------|-----|------|-------|-------------|-----------------------------------|
|            |                | (Hexa) | -/i/                 | ′l/a | WrD | Byte | TknBr | N<br>(hexa) |                                   |
| <b>a</b> ) | STB -5(R4), R0 |        |                      |      |     |      |       |             |                                   |
| <b>b</b> ) | BZ R0, -7      |        |                      |      |     |      |       |             |                                   |
| <b>c</b> ) |                | 596E   |                      |      |     |      |       |             |                                   |
| d)         |                | 9DB6   |                      |      |     |      |       |             |                                   |

#### Esquema a bloques de la UPG sin espacio de Entrada/salida



# Estructura a bloques del SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM)





#### Funcionalidad de la ALU

|                | F              |                |                 | OP          |               |            |  |  |  |  |  |  |
|----------------|----------------|----------------|-----------------|-------------|---------------|------------|--|--|--|--|--|--|
| b <sub>2</sub> | b <sub>1</sub> | b <sub>0</sub> | 11              | 1 0         | 0 1           | 00         |  |  |  |  |  |  |
| 0              | 0              | 0              |                 | X           | CMPLT (X, Y)  | AND (X, Y) |  |  |  |  |  |  |
| 0              | 0              | 1              |                 | Υ           | CMPLE (X, Y)  | OR (X, Y)  |  |  |  |  |  |  |
| 0              | 1              | 0              |                 | MOVHI(X, Y) |               | XOR(X, Y)  |  |  |  |  |  |  |
| 0              | 1              | 1              |                 |             | CMPEQ (X, Y)  | NOT (X)    |  |  |  |  |  |  |
| 1              | 0              | 0              | ( <del></del> ) |             | CMPLTU (X, Y) | ADD (X, Y) |  |  |  |  |  |  |
| 1              | 0              | 1              |                 |             | CMPLEU (X, Y) | SUB (X, Y) |  |  |  |  |  |  |
| 1              | 1              | 0              |                 |             | 50-003        | SHA(X, Y)  |  |  |  |  |  |  |
| 1              | 1              | 1              |                 |             |               | SHL(X, Y)  |  |  |  |  |  |  |